. : New eShop! - Mobilní verze - Pandatron.cz - Pandatron.sk - Diskuzní fórum - Zakázkový vývoj : .
 
Nová šifrovací jádra pro FPGA
30. října 2013 - 4:00 | Pandatron | Nová šifrovací jádra pro FPGA | Komentářů: 0  

Nová šifrovací jádra pro FPGA

Společnosti Microsemi a Escrypt představují výsledek své spolupráce, kterým je několik nových kryptografických IP pro FPGA. Novinkou je především zvýšená odolnost proti elektromagnetickým útokům a další novinky.

Není tomu tak dáno, kdy Microsemi oznámil navázání spolupráce se společností Escrypt a již jsou k dispozici první výsledky. Podle oznámených informací je v současné době dostupných hned několik různých kryptografických jader se zvýšenou odolností vůči tzv. diferenciální odběrové analýze - DPA (Differential Power Analysis).

Jádra (IP) jsou určená pro použití v obvodech programovatelných hradlových polí – FPGA společnosti Microsemi a jsou součástí rodiny produktů Escrypt CycurCORE. K dispozici jsou zákaznická řešení pro použití s obvody Microsemi ProASIC3, IGLOO, Fusion a SmartFusion FPGA.

Dostupné kryptografické a hashovaní algoritmy jsou:

  • AES
  • ECC
  • RSA
  • SHA-1
  • SHA-2
  • WHIRLPOOL

Nezajímavější jsou IP pro Advanced Encryption Standard (AES) a elliptic-curve cryptography (ECC), které navíc integrují ochranné funkce proti útokům tzv. postranním kanálem, což z nich dělá nejbezpečnější šifrovací implementace pro obvody FPGA, které jsou dnes k dispozici. Alespoň to tvrdí jejich výrobce.

Zmíněné DPA a související techniky, které jsou založené na elektromagnetickém záření (EMA), jsou potenciálně nebezpečnými technika, které mohou útočníci použít k získání tajných informací přímo z čipů obvodů. Jejich prostřednictvím se získá nejen přístup k utajovaným datům, které jsou aktuálně zpracovávány uvnitř daného procesoru, ale i celým šifrovacím klíčům. To je poměrně vážný problém potenciálního úniku informací, založený na donedávně nemyslitelném vedlejším kanálu.

Takové DPA útoky jsou použitelné pro naprostou většinu kryptografických algoritmů s nechráněnou implementací a je zcela lhostejné, na jakém typu či značce procesoru, FPGA nebo obvodech ASIC běží. Díky účinné optimalizaci algoritmů pro obvodu Microsemi FPGA, je Escrypt AES-128 schopný zajistit vysokou datovou propustnost při nízkém elektromagnetickém vyzařování. Je tedy vhodný nejen pro použití v širokém spektrum embedded aplikací, ale i většiny bezpečnostně-kritických aplikacích, jaké jsou například v obranném průmyslu.

Zvolená architektura jádra AES-IP vychází z kombinace hned několika logických zabezpečení proti DPA útokům, včetně algoritmického maskování a časové náhodnosti.

Podporované platformy:

  • Actel
  • Altera
  • Lattice
  • Xilinx

Kromě IP jádra AES je k dispozici i zmíněné jádro ECC. Jeho hlavním cílem je generování a ověřování elektronických podpisů, které jsou díky přepracované architektuře mnohem rychlejší a zároveň odolnější vůči zákeřným útokům.

Odkazy & Download:
Domovská stránka Microsemi
Domovská stránka Escrypt

Microsemi and ESCRYPT Partner to Deliver Cryptographic FPGA Solutions
Informace o CycurCORE







GooglePlus1 FaceBook Twitter del.icio.us DiGG Google StumbleUpon Google Buzz Email RSS PDF Tisk

Komentáře:
Název příspěvku: Vaše jméno: host
                 
  Zakázat formátování [Zakáže kódování a nahrazování smajlíky.]
Připojit soubory
reklama:
SIM900 - GSM modul GPRS class 10 Quadband
GSM Quadband modul s podporou datových přenosů třídy GPRS class 10
Skladem od 415 Kč

Informace uvedené v článcích jsou platné v době jejich vydání a samotné články jsou určeny pouze jako zdroj informací. Autor článku ani správce webu nenesou žádnou zodpovědnost za případné újmy na majetku a zdraví. Názvy společností a výrobků, loga a další multimediální materiál mohou být ochrannými známkami příslušných společností.
RSS kanály: | |
+420 723 846 377
info@pandatron.cz
Všechna práva vyhrazena | mobilní verze | © Copyright 2000 - 2016 ISSN 1803-6007