. : New eShop! - Mobilní verze - Pandatron.cz - Pandatron.sk - Diskuzní fórum - Zakázkový vývoj : .
 
DAC splňující standard JEDEC
12. června 2009 | Pandatron | DAC splňující standard JEDEC | Komentářů: 2  

DAC splňující standard JEDEC

Nový vysokorychlostní DAC s až 650 Msps nabízí plnou podporu standardu JEDEC.

DAC1408D650 představuje dvoukanálový D/A převodník vybavený interpolačním filtrem, volitelným mezi 2x a 4x,. Obvod podporuje nízkonapěťové sériové diferenciální rozhraní, plně v souladu se specifikací JEDEC JESD204A.


Obr. 1: Blokové schéma obvodu DAC1408D650

Základní vlastnosti:

  • Rozlišení 2 x 14 bitů
  • 650 Msps maximální obnovovací frekvence
  • Čtyři JESD204A sériové vstupní linky
  • Diferenciální CML přijímač s interní terminací
  • LMF = 421 nebo LMF = 211 podpora
  • SFDR: -75 dBc; fs = 640 Msps; fo = 4 MHz
  • IMD3: 74 dBc; fs = 640 Msps; fo = 154 MHz
  • Inverzní (sin x) / x funkce
  • SPI konfigurační linka
  • Externí analogová kompenzace offsetu (10-bit DAC)
  • Integrovaná 1,25 V reference
  • Typický příkon 1,19 W
  • Power-down i Sleep režim
  • Industriální teplotní rozsah: -40 až +85 °C
  • Dostupné v provedení HVQFN 64 a HTQFP 100

DAC1408D650 je vysokorychlostní digitálně-analogový převodník (DAC) s volitelnou interpolací 2x nebo 4x. Samotný filtr je optimalizován pro vysílače s více nosnými kmitočty, například WCDMA.


Obr. 2: Schéma digitálního transceiveru se třemi převodníky

Díky dvěma integrovaným 14-bitovým převodníkům umožňuje DAC1408D650 nabídnout komplexní I a Q signály, které mohou být převedeny až od základního pásma na mezifrekvenci (IF). Směšovací frekvenci je možné upravit pomocí sériového interface SPI s 32-bitovým, číslicově řízeným oscilátorem (NCO) a fází řízenou pomocí 16-bitového registru.

DAC1408D650 dále obsahuje i 2x a 4x násobič hodinového signálu, který zajišťuje vhodné interní hodiny s přizpůsobením pro maximální využitý rozsah.


Obr. 3: Názorné spojení ADC/DAC obvodu s logickým obvodem

Vstupní formát dat pro D/A převodníky je sériový, plně podporující specifikaci JESD204A. Toto nedávno představené rozhraní nabízí oproti tradičnímu paralelnímu přenosu dat hned celou řadu výhod. Především je to jednodušší motiv PCB, nižší vyzařování a samozřejmě nižší počet využitých pinů. Obvod DAC1408D650 podporuje až čtyři sériové linky s maximálním přenosovou rychlostí až 3,25 Gbps.


Obr. 4: Možné provedení JESD204A

Dostupnost obvodů:
Obvody DAC1408D650 jsou dodávány v pouzdrech HVQFN 64, nebo HTQFP 100. Cena a dostupnost obvodů bude určena podle poptávky a je dostupná na dotaz.

Odkazy & Download:
Domovská stránka výrobce
Informace o obvodu DAC1408D650

New serialization technique for high speed data
Interconnection between JESD204A compliant devices







GooglePlus1 FaceBook Twitter del.icio.us DiGG Google StumbleUpon Google Buzz Email RSS PDF Tisk

Komentáře (2):

Zobrazit starší 30 dnů (2)...



Název příspěvku: Vaše jméno: host
                 
  Zakázat formátování [Zakáže kódování a nahrazování smajlíky.]
Připojit soubory
reklama:
PGSM-M10: GSM/GPRS modul s M10
Čtyřpásmový GSM/GPRS modul s M10 firmy QUECTEL a podporou SMS, MMS, GPRS Class 12, TCP/IP, FTP a dalších.
Skladem od 690 Kč

Informace uvedené v článcích jsou platné v době jejich vydání a samotné články jsou určeny pouze jako zdroj informací. Autor článku ani správce webu nenesou žádnou zodpovědnost za případné újmy na majetku a zdraví. Názvy společností a výrobků, loga a další multimediální materiál mohou být ochrannými známkami příslušných společností.
RSS kanály: | |
+420 723 846 377
info@pandatron.cz
Všechna práva vyhrazena | mobilní verze | © Copyright 2000 - 2016 ISSN 1803-6007